S912XET256W1MAG NXP
Tersedia
S912XET256W1MAG NXP
• CPU12X 16-Bit — Serasi ke atas dengan set arahan MC9S12 kecuali lima arahan kabur (MEM, WAV, WAVR, REV, REVW) yang telah dialih keluar — Pengalamatan diindeks yang dipertingkatkan — Akses kepada segmen data besar bebas daripada PPAGE • INT (modul gangguan) — Lapan tahap gangguan bersarang — Penetapan sumber gangguan yang fleksibel kepada setiap tahap gangguan. — Gangguan keutamaan tinggi luaran yang tidak boleh ditutup (XIRQ) — Gangguan Unit Perlindungan Memori keutamaan tinggi dalaman yang tidak boleh ditutup — Sehingga 24 pin pada port J, H dan P boleh dikonfigurasikan sebagai gangguan sensitif tepi naik atau turun • EBI (antara muka bas luaran) (tersedia dalam pakej 208-Pin dan 144-Pin sahaja) — Sehingga empat output pilih cip untuk memilih ruang alamat 16K, 1M, 2M dan sehingga 4MByte — Setiap output pilihan cip boleh dikonfigurasikan untuk melengkapkan transaksi sama ada pada tamat masa salah satu daripada dua penjana keadaan menunggu atau penyahpenegasan isyarat EWAIT • MMC (kawalan pemetaan modul) • DBG (modul nyahpepijat) — Pemantauan bas CPU dan/atau XGATE dengan permintaan titik putus jenis tag atau jenis daya — Penimbal jejak bulat 64 x 64-bit menangkap maklumat perubahan aliran atau akses memori • BDM (mod nyahpepijat latar belakang) • MPU (unit perlindungan memori) — 8 kawasan alamat yang boleh ditakrifkan setiap tugas program aktif — butiran julat alamat serendah 8-bait — Tiada tulis / Tidak melaksanakan Atribut Perlindungan — Gangguan yang tidak boleh ditutup pada pelanggaran akses • XGATE — Modul pemproses bersama I/O yang boleh diprogramkan, berprestasi tinggi — Memindahkan data ke atau daripada semua peranti dan RAM tanpa campur tangan CPU atau keadaan menunggu CPU — Melaksanakan operasi logik, syif, aritmetik dan bit pada data — Boleh mengganggu penyempurnaan pemindahan isyarat CPU HCS12X — Pencetus daripada mana-mana modul perkakasan serta daripada CPU mungkin — Dua tahap gangguan untuk memberi perkhidmatan kepada tugas keutamaan tinggi — Perkakasan sokongan untuk permulaan penunjuk tindanan • OSC_LCP (pengayun) — Pengayun Pierce kawalan gelung kuasa rendah menggunakan kristal 4MHz hingga 16MHz — Imuniti bunyi yang baik — Pilihan Pierce ayunan penuh menggunakan kristal 2MHz hingga 40MHz — Transkonduktansi bersaiz untuk margin permulaan optimum untuk kristal biasa • IPLL (Penjanaan jam gelung terkunci fasa dimodulasi secara dalaman, frekuensi)
— Tiada komponen luaran diperlukan — Pilihan boleh dikonfigurasikan untuk menyebarkan spektrum untuk mengurangkan sinaran EMC (modulasi frekuensi) • CRG (penjanaan jam dan tetapan semula) — Pengawas COP — Gangguan masa nyata — Monitor jam — Bangun pantas daripada STOP dalam mod jam kendiri • Pilihan Memori — 128K, 256k, 384K, 512K, 768K dan 1M bait Flash — 2K, 4K bait diemulasi EEPROM — 12K, 16K, 24K, 32K, RAM 48K dan 64K Bait • Ciri Umum Flash — 64 bit data ditambah 8 bit ECC (Kod Pembetulan Ralat) sindrom membolehkan pembetulan kegagalan bit tunggal dan pengesanan kesalahan berganda — Padamkan saiz sektor 1024 bait — Program automatik dan algoritma pemadaman • Ciri D-Flash — Sehingga 32 Kbait memori D-Flash dengan sektor 256 bait untuk akses pengguna. — Arahan khusus untuk mengawal akses kepada memori D-Flash melalui operasi EEE. — Pembetulan kesalahan bit tunggal dan pengesanan kesalahan bit berganda dalam perkataan semasa operasi membaca. — Program automatik dan memadam algoritma dengan pengesahan dan penjanaan bit pariti ECC. — Pemadaman sektor pantas dan operasi program perkataan. — Keupayaan untuk memprogramkan sehingga empat perkataan dalam urutan pecah • Ciri-ciri EEPROM yang dicontohi — Pengendalian fail EEE automatik menggunakan Pengawal Memori dalaman. — Pemindahan automatik data EEE yang sah daripada memori D-Flash ke RAM penimbal semasa ditetapkan semula. — Keupayaan untuk memantau bilangan perkataan RAM penimbal berkaitan EEE yang tertunggak yang tinggal untuk diprogramkan ke dalam memori D-Flash. — Keupayaan untuk melumpuhkan operasi EEE dan membenarkan akses keutamaan kepada memori D-Flash. — Keupayaan untuk membatalkan semua operasi EEE yang belum selesai dan membenarkan akses keutamaan kepada memori D-Flash. • Dua Penukar Analog-ke-Digital 16 saluran, 12-bit — Resolusi 8/10/12 Bit — 3μs, masa penukaran tunggal 10-bit — Data hasil kiri/kanan, bertanda/tidak ditandatangani — Keupayaan pencetus penukaran luaran dan dalaman — Pengayun dalaman untuk penukaran dalam mod Henti — Bangun daripada mod kuasa rendah pada perbandingan analog > atau <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— Penapis pengecam fleksibel boleh diprogramkan sebagai 2 x 32 bit, 4 x 16 bit atau 8 x 8 bit — Empat saluran gangguan berasingan untuk Rx, Tx, ralat dan bangun — Fungsi bangun penapis laluan rendah — Gelung kembali untuk operasi ujian kendiri • ECT (pemasa tangkapan dipertingkatkan) — Saluran 8 x 16-bit untuk tangkapan input atau perbandingan output — Kaunter berjalan bebas 16-bit dengan praskala ketepatan 8-bit — Kaunter bawah modulus 16-bit dengan praskala ketepatan 8-bit — Empat 8-bit atau dua Penumpuk nadi 16-bit • TIM (modul pemasa standard) — Saluran 8 x 16-bit untuk tangkapan input atau output bandingkan — Kaunter berjalan bebas 16-bit dengan praskala ketepatan 8-bit — Penumpuk nadi 1 x 16-bit • PIT (pemasa gangguan berkala) — Sehingga lapan pemasa dengan tempoh tamat masa bebas — Tempoh tamat masa boleh dipilih antara 1 dan 224 kitaran jam bas — Gangguan tamat masa dan pencetus persisian • 8 saluran PWM (modulator lebar nadi) — 8 saluran x 8-bit atau 4 saluran x Modulator Lebar Nadi 16-bit — tempoh boleh atur cara dan kitaran tugas setiap saluran — Output sejajar tengah atau kiri — Logik pilih jam boleh atur cara dengan pelbagai frekuensi — Input penutupan kecemasan pantas • Tiga Modul Antara Muka Persisian Bersiri (SPI) — Boleh dikonfigurasikan untuk saiz data 8 atau 16-bit • Lapan Antara Muka Komunikasi Bersiri (SCI) — Format tanda standard/ruang bukan kembali kepada sifar (NRZ) — Format IrDA 1.4 kembali-ke-sifar (RZI) yang boleh dipilih dengan lebar nadi boleh atur cara • Dua Modul bas antara IC (IIC) — Operasi berbilang induk — Perisian boleh atur cara untuk salah satu daripada 256 frekuensi jam bersiri yang berbeza — Sokongan mod siaran — Sokongan alamat 10-bit • Pengawal selia voltan pada cip — Dua pengawal selia voltan linear selari dengan rujukan jurang jalur — Pengesanan voltan rendah (LVD) dengan gangguan voltan rendah (LVI) — Litar tetapan semula kuasa (POR) — Operasi julat 3.3V dan 5V — Tetapan semula voltan rendah (LVR)
• Pemasa bangun kuasa rendah (API) — Tersedia dalam semua mod termasuk Mod Hentian Penuh — Boleh diputar kepada ketepatan +-5% — Tempoh tamat masa berkisar antara 0.2ms hingga ~13s dengan resolusi 0.2ms • Input/Output — Sehingga 152 pin input/output (I/O) tujuan umum serta 2 pin input sahaja — Histeresis dan peranti tarik ke atas/tarik ke bawah yang boleh dikonfigurasikan pada semua pin input — Kekuatan pemacu yang boleh dikonfigurasikan pada semua pin output • Pilihan Pakej — MAPBGA 208-pin — 144-pin profil rendah quad flat-pack (LQFP) — 112-pin profil rendah pek rata quad (LQFP) — pek rata quad 80-pin (QFP) • Kekerapan bas CPU maksimum 50MHz, kekerapan bas XGATE maksimum 100MHz
• CPU12X 16-Bit — Serasi ke atas dengan set arahan MC9S12 kecuali lima arahan kabur (MEM, WAV, WAVR, REV, REVW) yang telah dialih keluar — Pengalamatan diindeks yang dipertingkatkan — Akses kepada segmen data besar bebas daripada PPAGE • INT (modul gangguan) — Lapan tahap gangguan bersarang — Penetapan sumber gangguan yang fleksibel kepada setiap tahap gangguan. — Gangguan keutamaan tinggi luaran yang tidak boleh ditutup (XIRQ) — Gangguan Unit Perlindungan Memori keutamaan tinggi dalaman yang tidak boleh ditutup — Sehingga 24 pin pada port J, H dan P boleh dikonfigurasikan sebagai gangguan sensitif tepi naik atau turun • EBI (antara muka bas luaran) (tersedia dalam pakej 208-Pin dan 144-Pin sahaja) — Sehingga empat output pilih cip untuk memilih ruang alamat 16K, 1M, 2M dan sehingga 4MByte — Setiap output pilihan cip boleh dikonfigurasikan untuk melengkapkan transaksi sama ada pada tamat masa salah satu daripada dua penjana keadaan menunggu atau penyahpenegasan isyarat EWAIT • MMC (kawalan pemetaan modul) • DBG (modul nyahpepijat) — Pemantauan bas CPU dan/atau XGATE dengan permintaan titik putus jenis tag atau jenis daya — Penimbal jejak bulat 64 x 64-bit menangkap maklumat perubahan aliran atau akses memori • BDM (mod nyahpepijat latar belakang) • MPU (unit perlindungan memori) — 8 kawasan alamat yang boleh ditakrifkan setiap tugas program aktif — butiran julat alamat serendah 8-bait — Tiada tulis / Tidak melaksanakan Atribut Perlindungan — Gangguan yang tidak boleh ditutup pada pelanggaran akses • XGATE — Modul pemproses bersama I/O yang boleh diprogramkan, berprestasi tinggi — Memindahkan data ke atau daripada semua peranti dan RAM tanpa campur tangan CPU atau keadaan menunggu CPU — Melaksanakan operasi logik, syif, aritmetik dan bit pada data — Boleh mengganggu penyempurnaan pemindahan isyarat CPU HCS12X — Pencetus daripada mana-mana modul perkakasan serta daripada CPU mungkin — Dua tahap gangguan untuk memberi perkhidmatan kepada tugas keutamaan tinggi — Perkakasan sokongan untuk permulaan penunjuk tindanan • OSC_LCP (pengayun) — Pengayun Pierce kawalan gelung kuasa rendah menggunakan kristal 4MHz hingga 16MHz — Imuniti bunyi yang baik — Pilihan Pierce ayunan penuh menggunakan kristal 2MHz hingga 40MHz — Transkonduktansi bersaiz untuk margin permulaan optimum untuk kristal biasa • IPLL (Penjanaan jam gelung terkunci fasa dimodulasi secara dalaman, frekuensi)
— Tiada komponen luaran diperlukan — Pilihan boleh dikonfigurasikan untuk menyebarkan spektrum untuk mengurangkan sinaran EMC (modulasi frekuensi) • CRG (penjanaan jam dan tetapan semula) — Pengawas COP — Gangguan masa nyata — Monitor jam — Bangun pantas daripada STOP dalam mod jam kendiri • Pilihan Memori — 128K, 256k, 384K, 512K, 768K dan 1M bait Flash — 2K, 4K bait diemulasi EEPROM — 12K, 16K, 24K, 32K, RAM 48K dan 64K Bait • Ciri Umum Flash — 64 bit data ditambah 8 bit ECC (Kod Pembetulan Ralat) sindrom membolehkan pembetulan kegagalan bit tunggal dan pengesanan kesalahan berganda — Padamkan saiz sektor 1024 bait — Program automatik dan algoritma pemadaman • Ciri D-Flash — Sehingga 32 Kbait memori D-Flash dengan sektor 256 bait untuk akses pengguna. — Arahan khusus untuk mengawal akses kepada memori D-Flash melalui operasi EEE. — Pembetulan kesalahan bit tunggal dan pengesanan kesalahan bit berganda dalam perkataan semasa operasi membaca. — Program automatik dan memadam algoritma dengan pengesahan dan penjanaan bit pariti ECC. — Pemadaman sektor pantas dan operasi program perkataan. — Keupayaan untuk memprogramkan sehingga empat perkataan dalam urutan pecah • Ciri-ciri EEPROM yang dicontohi — Pengendalian fail EEE automatik menggunakan Pengawal Memori dalaman. — Pemindahan automatik data EEE yang sah daripada memori D-Flash ke RAM penimbal semasa ditetapkan semula. — Keupayaan untuk memantau bilangan perkataan RAM penimbal berkaitan EEE yang tertunggak yang tinggal untuk diprogramkan ke dalam memori D-Flash. — Keupayaan untuk melumpuhkan operasi EEE dan membenarkan akses keutamaan kepada memori D-Flash. — Keupayaan untuk membatalkan semua operasi EEE yang belum selesai dan membenarkan akses keutamaan kepada memori D-Flash. • Dua Penukar Analog-ke-Digital 16 saluran, 12-bit — Resolusi 8/10/12 Bit — 3μs, masa penukaran tunggal 10-bit — Data hasil kiri/kanan, bertanda/tidak ditandatangani — Keupayaan pencetus penukaran luaran dan dalaman — Pengayun dalaman untuk penukaran dalam mod Henti — Bangun daripada mod kuasa rendah pada perbandingan analog > atau <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— Penapis pengecam fleksibel boleh diprogramkan sebagai 2 x 32 bit, 4 x 16 bit atau 8 x 8 bit — Empat saluran gangguan berasingan untuk Rx, Tx, ralat dan bangun — Fungsi bangun penapis laluan rendah — Gelung kembali untuk operasi ujian kendiri • ECT (pemasa tangkapan dipertingkatkan) — Saluran 8 x 16-bit untuk tangkapan input atau perbandingan output — Kaunter berjalan bebas 16-bit dengan praskala ketepatan 8-bit — Kaunter bawah modulus 16-bit dengan praskala ketepatan 8-bit — Empat 8-bit atau dua Penumpuk nadi 16-bit • TIM (modul pemasa standard) — Saluran 8 x 16-bit untuk tangkapan input atau output bandingkan — Kaunter berjalan bebas 16-bit dengan praskala ketepatan 8-bit — Penumpuk nadi 1 x 16-bit • PIT (pemasa gangguan berkala) — Sehingga lapan pemasa dengan tempoh tamat masa bebas — Tempoh tamat masa boleh dipilih antara 1 dan 224 kitaran jam bas — Gangguan tamat masa dan pencetus persisian • 8 saluran PWM (modulator lebar nadi) — 8 saluran x 8-bit atau 4 saluran x Modulator Lebar Nadi 16-bit — tempoh boleh atur cara dan kitaran tugas setiap saluran — Output sejajar tengah atau kiri — Logik pilih jam boleh atur cara dengan pelbagai frekuensi — Input penutupan kecemasan pantas • Tiga Modul Antara Muka Persisian Bersiri (SPI) — Boleh dikonfigurasikan untuk saiz data 8 atau 16-bit • Lapan Antara Muka Komunikasi Bersiri (SCI) — Format tanda standard/ruang bukan kembali kepada sifar (NRZ) — Format IrDA 1.4 kembali-ke-sifar (RZI) yang boleh dipilih dengan lebar nadi boleh atur cara • Dua Modul bas antara IC (IIC) — Operasi berbilang induk — Perisian boleh atur cara untuk salah satu daripada 256 frekuensi jam bersiri yang berbeza — Sokongan mod siaran — Sokongan alamat 10-bit • Pengawal selia voltan pada cip — Dua pengawal selia voltan linear selari dengan rujukan jurang jalur — Pengesanan voltan rendah (LVD) dengan gangguan voltan rendah (LVI) — Litar tetapan semula kuasa (POR) — Operasi julat 3.3V dan 5V — Tetapan semula voltan rendah (LVR)
• Pemasa bangun kuasa rendah (API) — Tersedia dalam semua mod termasuk Mod Hentian Penuh — Boleh diputar kepada ketepatan +-5% — Tempoh tamat masa berkisar antara 0.2ms hingga ~13s dengan resolusi 0.2ms • Input/Output — Sehingga 152 pin input/output (I/O) tujuan umum serta 2 pin input sahaja — Histeresis dan peranti tarik ke atas/tarik ke bawah yang boleh dikonfigurasikan pada semua pin input — Kekuatan pemacu yang boleh dikonfigurasikan pada semua pin output • Pilihan Pakej — MAPBGA 208-pin — 144-pin profil rendah quad flat-pack (LQFP) — 112-pin profil rendah pek rata quad (LQFP) — pek rata quad 80-pin (QFP) • Kekerapan bas CPU maksimum 50MHz, kekerapan bas XGATE maksimum 100MHz
Sila pastikan maklumat hubungan anda betul. Anda mesej akan dihantar terus kepada penerima dan tidak akan dipaparkan secara terbuka. Kami tidak akan mengedarkan atau menjual anda Peribadi maklumat kepada pihak ketiga tanpa kebenaran nyata anda.